今天是2018年2月22日 星期四,欢迎光临本站 上海皮赛电子有限公司 网址: programsys.com.cn

知识产权模块

基于Verilog的BCH(4148, 4096, 9)译码器

文字:[大][中][小] 2015-3-2    浏览次数:813    

  译码时,外部的逻辑电路将4148个编码比特(有的比特可能发生了误码)顺序地送入到译码器进行译码处理。BCH(4148,4096,9)译码器最高可以纠正4个错误比特,不管错误是发生在信息比特位置还是发生在校验比特位置。当错误比特超过了4个后,译码器只是指示出来有误码,不进行纠正。
      BCH(4148,4096,9)译码器的实现原理如下图所示:
      BCH(4148,4096,9)码,是GF(213)上BCH(819l,8139)码的缩短码,通过52个校验比特可以纠4 比特的差错(t=4)。本原多项式采用p(x)=x13+x4+x3+x+1。 



  基于Verilog的BCH(4148, 4096, 9)译码器时序图



返回上一步
打印此页
[向上]